因为我在信号计数里面用到了半加器的想法

所以调换一下顺序,先讲述半加器和全加器,再去讲信号计数

1.半加器


(资料图)

用XOR门去看看1位的结果(不同就是高电平,相同就是低电平)

再用AND门看进位结果,都一样就进位

很好理解,略过

门数量4总延迟4

2.全加器

全加器就是就是把两个半加器拼在一起

用OR判断进位

也挺简单易懂的

门数量9总延迟8

3.信号计数

我的初步想法就是前两个加一起,后两个加一起然后再全部加在一起

相当于做三次加法

前2加一次,后2加一次,用XOR判断1位

1进位和2本位用OR就可以判断了,因为虽然是三位加法但是最大只有100(4)

所以还是挺简单的

门数量17总延迟8

推荐内容